1111找工作 APP

精準媒合高效求職
3.6萬
立即安裝

278

工作項目: Verification for High Speed PHY projects, which includes: 1. Responsibility for test plans, testbench documentation and implementation. 2. Use SystemVerilog language, SVA and UVM methodology for block level verification. 3. Debug tests with design engineers to deliver functionally correct design blocks. 4. Close coverage measures to identify verification holes and show progress towards tape-out. 5. Write scripts to automate routine parts of verification workflow.電機工程學類,電子工程學類,資訊工程學類

應徵人數|1-5 人

2024/04/20

Verification for microprocessor designs. Desired skills and experience includes: 1. Experience in processor design verification: test planning, testbench development, and documentation 2. Knowledge of assembly language, C/C++ and/or SystemVerilog 3. Knowledge of SVA or UVM methodology for block and top level verification 4. Formal property checking/formal verification methodologies 5. Proficiency in scripting languages such as Python/Perl電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

1. 數位IC電路設計、模擬與驗證 2. 主管交辦事項電機工程學類,電子工程學類,資訊工程學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 大三(含)以上、碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一條件者佳: a. 修習過數位信號處理、數位通信系統相關課程。 b. 熟悉計算機架構或對SoC設計有興趣者。 c. 對電路設計、製程整合、元件有興趣者。 d. 熟悉HDL設計或有興趣者。 e. 對聯網多媒體相關產品或電路設計有濃厚興趣者。電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 大三(含)以上、碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一條件者佳: a. 修習過音訊處理或數位設計相關課程。 b. 熟悉計算機架構或對SoC設計有興趣者。 c. 對電路設計、製程整合、元件有興趣者。 d. 熟悉HDL設計或有興趣者。 e. 對電腦週邊相關產品或電路設計有濃厚興趣者。電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

因應擴廠,擴大徵才 1.Sorting/AOI/Vcsel程式及人員機台掌控 2.有管理經驗者為佳 3.熟悉C語言電機工程學類,電子工程學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 大三(含)以上、碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一條件者佳: a. 修習過數位信號處理、數位通信系統相關課程。 b. 熟悉計算機架構或對SoC設計有興趣者。 c. 對電路設計、製程整合、元件有興趣者。 d. 熟悉HDL設計或有興趣者。 e. 對車用電子相關產品或電路設計有濃厚興趣者。電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一經驗者佳: Microprocessor design. Desired skills and experience includes: 1. Knowledge of DSP, microprocessor and computer architecture fundamentals. 2. Experience in RTL design and ability to make trade-offs between power, performance and area appropriately. 3. Experience in the microprocessor design cycle: initial concept, micro-architecture, implementation, verification, documentation and support.電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

Microprocessor design. Desired skills and experience includes: 1. Knowledge of DSP, microprocessor and computer architecture fundamentals. 2. Experience in RTL design and ability to make trade-offs between power, performance and area appropriately. 3. Experience in the microprocessor design cycle: initial concept, micro-architecture, implementation, verification, documentation and support.電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

1.負責電子電路的系統設計整合、軟硬體開發、通訊產品測試與應用 2.負責FPGA電路及電路邏輯系統的設計、管理、改良的技術者 3.負責電子電路相關的工程規劃、主導、協調專案的管理者 4.其他交辦事項電子工程學類,電機工程學類,通信學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一經驗者佳: Verification for microprocessor designs. Desired skills and experience includes: 1. Experience in processor design verification: test planning, testbench development, and documentation 2. Knowledge of assembly language, C/C++ and/or SystemVerilog 3. Knowledge of SVA or UVM methodology for block and top level verification 4. Formal property checking/formal verification methodologies 5. Proficiency in scripting languages such as Python/Perl電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

徵才條件: 1. 碩士以上電機資訊相關科系畢 2. 熟悉 Verilog RTL 及 Synthesis, Simulation 等相關 IC Design Flow 3. 熟悉 Computer Architecture 4. 有下列經驗者更佳: (1)Microprocessor或DSP相關硬體設計 (2)On-chip Bus, DDR/Flash Memory Controller, PCIE, USB等設計電機工程學類,電子工程學類,資訊工程學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 大三(含)以上、碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一條件者佳: a. 修習過影像或數位設計等相關課程。 b. 熟悉計算機架構或對SoC設計有興趣者。 c. 對電路設計、製程整合、元件有興趣者。 d. 熟悉HDL設計或有興趣者。 e. 對多媒體或電腦週邊相關產品或電路設計有濃厚興趣者。電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

瑞昱半導體【科技專才創造力學程實習計劃】將提供本計劃實習生: 1. 科技專才培育:規劃實習同仁專屬五大面向課程,培養專業、開發思考與創造力。 2. 賦予研究專題與實質任務。 3. 科別專責輔導員:每位實習生設有專屬輔導者,協助專業學習及問題引導。 實習期間:於2024年7月1日(一)至2024年8月30日(五)專案實習與活動安排。 實習時間:週一至週五8:30-17:30,週休二日。 實習地點:瑞昱新竹一、二及三廠廠區。 招募對象: 大三(含)以上、碩士班或博士班之電子、電機、電信、電控、資工、資科等相關科系在學生,具下列任一條件者佳: a. 修習過數位信號處理、數位通信系統相關課程。 b. 熟悉計算機架構或對SoC設計有興趣者。 c. 對電路設計、製程整合、元件有興趣者。 d. 熟悉HDL設計或有興趣者。 e. 對通訊網路相關產品或電路設計有濃厚興趣者。電機工程學類,電子工程學類,通信學類

應徵人數|1-5 人

2024/04/20

錄取後依考生學經歷、專長、個人特質賦予以下一或多項工作: 1. 自動化組測裝備開發設計、自動搬運輔助載具規劃設計。 2. 電子模組自動化測試開發及機電整合設計。 3. 線帶與天線開發設計及電路與天線訊號檢測、除錯。 4. 電路模組設計、模擬與製作。 5. 組測夾模治具設計開發、製程精進及量產易製性分析。 6. 辦理臨時交辦事項。電子工程學類,電機工程學類,機械工程學類

應徵人數|1-5 人

2024/04/19

Responsible for digital circuit development of 5G O-RAN Radio Unit(O-RU) on FPGA/eASIC. O-RU IPs design, clock tree management, processor integration, floor planning and design optimization for timing closure, resource usage and low-power.電機工程學類,電子工程學類

應徵人數|1-5 人

2024/04/19

DRAM circuits design工程學門

應徵人數|1-5 人

2024/04/19

Responsible for digital circuit development verification of 5G New Radio system on FPGA電機工程學類,電子工程學類

應徵人數|1-5 人

2024/04/19

1.數位邏輯設計並熟悉RTL Coding架構。 2.熟悉 Xilinx、Altera FPGA 架構與設計。 3.研發設計網通應用IP。 4.協助開發與驗證FPGA電路(Schematic)。電機工程學類,電子工程學類

應徵人數|1-5 人

2024/04/19

1. 協助國外當地建立核心團隊培訓 2. 擔任國內及國外當地EDA/IP相關業務聯絡窗口 3. 評估EDA軟體及矽智財 (Silicon IP) 需求 4. 管理EDA軟體及矽智財授權 5. 協助提供國外當地學界EDA軟體及矽智財使用服務並提供基本支援電機工程學類,資訊工程學類,電子工程學類

應徵人數|1-5 人

2024/04/19