06 / 15
職稱:微處理器設計工程師(Processor Design Engineer) 徵才條件: 1. 碩士以上電機資訊相關科系畢 2.
新竹市東區
面議(經常性薪資達4萬元或以上)
06 / 15
微處理器開發。 3. 低功耗軟體平台開發。 應徵條件: 1. 碩士以上;電機、資訊科學、資訊工程、電子相關科系畢業為主。 2.
新竹市東區
面議(經常性薪資達4萬元或以上)
12 / 17
ARM CPU subsystem platform design & integration 2. CPU post-silicon issue resolving
新竹市東區
面議(經常性薪資達4萬元或以上)
06 / 15
(1)大學以上電機資訊相關科系畢 (2)熟悉 Microprocessor Hardware 或 Software (3)Hardware - 熟悉 Computer Architecture - 熟悉 Verilog RTL 及相關 Digital Design Flow - 有 SOC Design 或 IP 整合經驗者佳 (4)Software - 熟悉 Compiler, Assembler, Debugger, Binary Utility - 熟悉 Linux 或 Embedded OS - 有 GNU Toolchain 開發經驗者佳 (5)有 Microprocessor 軟/硬體設計經驗者尤佳 (MD16A0026)、(MD1730025)
新竹市東區
面議(經常性薪資達4萬元或以上)
06 / 15
Verification for microprocessor designs. Desired skills and experience includes: 1. Experience in processor design verification: test planning, testbench development, and documentation 2. Knowledge of assembly language, C/C++ and/or SystemVerilog 3. Knowledge of SVA or UVM methodology for block and top level verification 4. Formal property checking/formal verification methodologies 5. Proficiency in scripting languages such as Python/Perl 應徵條件: 1. 碩士以上; 電子、電機、資工、電信、電控、資科等相關科系畢業為主。 2. 具相關工作經驗者尤佳。
新竹市東區
面議(經常性薪資達4萬元或以上)
12 / 17
根據不同專案使用的各種CPU架構: 1. 計畫用於system bring-up, DVT, 以及量產所需的function pattern 2.
新竹市東區
面議(經常性薪資達4萬元或以上)
06 / 15
工作項目: Microprocessor design. Desired skills and experience includes: 1. Knowledge of DSP, microprocessor and computer architecture fundamentals. 2. Experience in RTL design and ability to make trade-offs between power, performance and area appropriately. 3. Experience in the microprocessor design cycle: initial concept, micro-architecture, implementation, verification, documentation and support. 應徵條件: 1. 碩士以上; 電子、電機、資工、電信、電控、資科等相關科系畢業為主。 2. 具相關工作經驗者尤佳。
新竹市東區
面議(經常性薪資達4萬元或以上)
06 / 10
#誠徵對3C產品有興趣、且喜愛三星品牌,並具備學習心及服務熱忱的夥伴# 【門市服務及銷售】 1.負責介紹及銷售SAMSUNG手機、平板、相機、週邊配件、門市商品 等。
高雄市鼓山區
月薪 35,600元~48,000元
12 / 17
CPU Physical design, including 1. floorplan, P&R, CTS and timing closure 2. Physical verification
新竹市東區
面議(經常性薪資達4萬元或以上)
12 / 17
Working on CPU implementation in advanced process nodes, physical designs and sign-off 2.